此前 ,新思携手2025年5月24日至27日,科技 新思。科技。深圳数字受邀参加深圳大学电子与信息工程学院、大学电路IEEE电路与体系深圳分会联合举行的助力“。数字集成 。集成电路中后端规划流程与。培养EDA东西。新思携手实战训练” 。科技本次训练面向40余名 。深圳数字集成电路。大学电路工程专业研究生,助力由新思科技资深。集成工程师。培养团队全程授课,新思携手经过体系化课程规划为学子打通从理论到工业实践的进阶通道 。
在 。人工智能。(。AI 。)年代,数字芯片和逻辑芯片的规划与完成显得尤为重要。与 。单片机 。嵌入式体系。和 。FPGA 。的开发流程不同,数字集成电路的中后端规划(从逻辑网表到地图生成、物理验证及签核)对专业性和技能复杂度的要求极高 。这一阶段触及逻辑归纳后的物理完成、。时钟。树归纳 、布线 、时序剖析、功耗剖析 、物理验证等要害步骤 ,需求。开发者。娴熟运用一系列先进的。EDA。东西软件 ,以保证芯片的可靠性、功能性和功能到达规划要求 。
此次实战训练旨在为未来开发者供给一个体系学习和深度实践数字集成电路中后端规划流程及其中心EDA东西的时机 ,协助他们在未来的学术和职业生涯中打下坚实基础,更好地应对技能应战 。
训练选用“理论+实践”的强化方式。新思科技的资深工程师们为学生们带来了关于数字集成电路中后端规划流程的全面解说。内容体系覆盖了从逻辑网表输入、物理完成(布局规划、布局 、时钟树归纳 、布线)、时序/功耗剖析(Signoff)到物理验证(DRC/LVS)等中心环节 ,并侧重介绍了新思科技Fusion Com。pi。ler(物理完成)和PrimeTime(签核级静态时序剖析)两大中心东西在流程中的要害效果和运用技巧